CMOS射频接收集成电路关键技术研究与设计实现

您所在的位置:网站首页 射频链路设计与实现 CMOS射频接收集成电路关键技术研究与设计实现

CMOS射频接收集成电路关键技术研究与设计实现

2024-07-10 14:42| 来源: 网络整理| 查看: 265

来自 掌桥科研  喜欢 0

阅读量:

144

作者:

李松亭

展开

摘要:

射频无线通信技术的诞生和发展带来了人类社会信息化程度的高度发达,作为底层技术支撑器件,射频集成电路一直是该领域内的研究热点.本文的关注点集中在CMOS射频接收集成电路上,立足于通信需求,架构需求,频率需求以及链路预算需求四个方面,深入地挖掘了在射频接收集成电路设计时需要解决的关键技术问题,并提出最优化解决方案.本文所述之关键技术可概括如下:1)在考虑寄生效应的情况下,详细总结了宽带射频接收机匹配电路的各种设计方法和设计过程,并给出窄带射频接收机同时实现功率匹配和噪声匹配的设计方法和步骤;2)针对窄带射频接收机,提出了基于LC谐振频率较准以及Q增强技术的高线性射频前端设计方法;3)针对宽带多带宽频点通信系统,提出了一种基于搜索比较算法的滤波器带宽较准电路,增加了滤波器调谐带宽的自由度,减小了滤波器的设计复杂度,并节省了芯片面积;4)针对零中频架构射频接收机,提出了数字辅助静态直流偏移较准和数字域动态直流偏移较准相结合的直流偏移消除方法,可以快速高效的校准由于接收机自身以及外部干扰所引起的直流偏差,确保接收机正常工作;5)针对低中频架构射频接收机,提出了基于恒定噪声功率谱密度的自适应I/Q通路失配较准算法以提高接收机的镜象抑制比;6)针对宽范围频率综合器,给出了保证锁相环环路带宽及环路稳定性的一般性设计方法,并提出了基于误差补偿的频率综合器快速锁定设计方法;7)针对接收机链路预算,提出了一种基于无失真动态范围的链路预算方法,可以对各模块的噪声系数和线性性能指标进行准确的预估和分配.同时,通过两个应用案例,三个设计实例来验证所述之关键技术,三款设计实例分别采用宽带-零中频架构,窄带-低中频架构的设计策略来验证相应的关键技术,通信系统分别针对DVB-S/S2ABS-S,多模GNSS.同时每个设计实例自成体系,内容从系统级到模块级再到最终的测试,为实际接收机的设计提供借鉴.

展开

关键词:

CMOS射频接收集成电路;多带宽频点滤波器带宽校准;直流偏移校准;I/Q通路失配校准;频率综合器;链路预算

学位级别:

博士

DOI:

CNKI:CDMD:1.1016.921895



【本文地址】


今日新闻


推荐新闻


CopyRight 2018-2019 办公设备维修网 版权所有 豫ICP备15022753号-3