硬件

您所在的位置:网站首页 三星冰箱h5故障加10k电阻会怎样 硬件

硬件

2024-07-07 03:45| 来源: 网络整理| 查看: 265

在电路设计时,我们经常可以看到会有小电阻比如20欧、22Ω、33Ω的小电阻串联到信号线甚至是MCU的Vdd线上,如下图所示:这种串联的电阻通常起什么作用的呢?为什么需要串联电阻?

通常是有两个作用:阻抗匹配和限流。

一:阻抗匹配

对于高速信号而言,需要考虑信号完整性,PCB走线和附加组件形成的传输线阻抗的任何不匹配都会导致信号转换的反射。

如果允许这些信号沿着轨迹来回反弹,在许多周期内反射末端的不匹配直到它们消失,会产生信号“振铃”,发射信号会叠加到原始信号中造成芯片识别的错误。

通常,输出引脚的阻抗低于走线,而输入引脚的阻抗较高。如果在输出引脚上放置一个阻值与传输线阻抗匹配的串联电阻,这将立即形成一个分压器,沿线传播的波前电压将是输出电压的一半。

在接收端,输入的较高阻抗本质上看起来像一个开路,这样就会产生同相反射,使瞬时电压加倍反馈到原始信号。

如果允许这种反射信号返回到低阻抗的信号输出端,它将异相反射并产生建设性干扰,再次相减并产生振铃。

如果在信号线上串联小电阻,电阻就可以吸收反射的信号,电阻的阻值大小其实也并非随意选择的,理想情况下是:选择的阻值与线路的阻抗想匹配,并且在PCB设计时将电阻放置到连线的正中间位置时效果最好(针对2点连接的形式)。

二:限制电流

在低速信号中,串联电阻的另一个最常见的原因是:限制电流。

在通常情况下,不同代的 CMOS IC 技术具有不同的最佳工作电压,并且可能具有由晶体管的微小物理尺寸设定的最高工作电压。即IC所能承受的电压不能高于电路的最高工作电压,否则容易造成芯片损坏。

在大多数的芯片输入端或者电源端都装有钳位二极管用于防止过压损坏;如5V信号驱动3.3V芯片时,大概率情况是3.3V芯片的内部钳位二极管处于工作状态,将电压钳位到一个合理的电压水平。

但是这种钳位二极管可以将电压钳位到稳定水平,但并不能承受非常高的电流。

因此多数情况下,通过串联小电阻来保证限制流进芯片的电流,保护芯片安全。

此外,还看到有一些解释,没有确认是否准确,先贴上来:

对引脚的保护。

第一是阻抗匹配。因为信号源的阻抗很低,跟信号线之间阻抗不匹配,串上一个电阻后,可改善匹配情况,以减少反射,避免振荡等。

第二是可以减少信号边沿的陡峭程度,从而减少高频噪声以及过冲等。因为串联的电阻,跟信号线的分布电容以及负载的输入电容等形成一个RC 电路,这样就会降低信号边沿的陡峭程度。大家知道,如果一个信号的边沿非常陡峭,含有大量的高频成分,将会辐射干扰,另外,也容易产生过冲。

问一:看原理图时,经常会看到串一些小电阻,如22/27/33/100欧姆,但也不是一定要串。同样场合有的串,有的不串。请哪位高人指点一下吧?   A答:若是高速信号线上串小电阻,即为终端阻抗匹配。如果是GPIO口上串了小电阻(/100 欧姆 ),可能是抗小能量电压脉冲的。

简单的例子:一个串口通讯的提示信号,当接上串口时,因为瞬间的插拔产生了一个很窄的电压脉冲,如果这个脉冲直接打到GPIO口,很可能打坏芯片,但是串了一个小电阻,很容易把能力给消耗掉。如果脉冲是5mA 5.1V,那么过了30ohm后就是5v左右了...

B继续:严格来讲,当高速电路中,阻抗匹配,信号在传输介质上的传输时间大于信号上升沿或者下降沿的1/4时,该传输介质就需要阻抗匹配。防止电压脉冲对芯片的影响!

一般当PCB走线的长度大于其传输信号的波长的1/10时,我们就就需要考虑阻抗匹配。(也不懂,不过听说,应该是电磁学里面讲的,我没学电磁学....以后学习) 100MHz以上的高速数字电路就可以考虑阻抗匹配了

C答:主要是基于阻抗匹配方面的考虑,以达到时序统一,延迟时间,走线电容等不会超过范围!原因在于LAYOUT时可能走线方面不是很匹配!

问二:在高速信号中经常可以看到在信号线上串小电阻,请问在LAYOUT时应该把它放在CPU端还是放在信号的终端好些呢?看过一些centrality GPS公版方案中是放在CPU端,但也看到其他的原理图是放在信号的终端,请求理论支持!

A答:一般的做法是在信号源端串小电阻,在信号终端并一个小电阻。在信号源端串一个小电阻,没有公式的理论:一般传输线的特征阻抗为50欧姆左右,而TTL电路输出电阻大概为13欧姆左右,在源端串一个33欧姆的电阻,13+33=46大致和50相当,这样就可以抑制从终端反射回来的信号再次反射。(传输线的特征阻抗,得查查...)。在信号接收终端并一个小电阻,没有公式的理论:若信号接收端的输入阻抗很大,所以并接一个51欧姆的电阻,电阻另一端接参考地,以抑制信号终端反射。信号接收终端串接电阻,从抑制信号反射的角度考虑,只有终端输入的电阻小于50欧姆。但IC设计时,考虑到接收能量,不会将接收端的输入电阻设计得小。(这个反射,到底是如何理解?能量反射,有了解的朋友解答一下)。在信号线上串一个电阻,可能还有一个用途:ESD。如在USB接口上,靠USB PORT端的D+和D-上串一个小电阻,如10欧姆。就是因为USB PORT端的ESD过不了。

B答:一般高速数字信号传输线上会串电阻,目的是解决阻抗匹配问题,阻抗不匹配会导致信号反射,电磁波类似光一样在同一种介质中传播方向和能量不会衰减,但如果光从一种介质发射到另外一种介质的时候会发生反射和折射现象,那么光到达终端的能量会衰减很多吧。同理高速数字信号从源端向终端传输过程中由于连接线或者PCB LAYOUT的原因导致部分阻抗不连续(比如要求传输线阻抗为100欧,但是PCB有的部分是100欧,但是中途打过孔或者线宽发生变化就会引起阻抗的不连续)就会导致信号反射,反射的信号在传输线中又会与原信号叠加,信号被干扰了,终端接收这样的信号解码会出错。USB接口上串的电阻就是此用途,一般来说,如果LAYOUT比较好此电阻贴0欧没问题的,而且如果USB只是传输低速信号也不会有问题,阻抗要求也没那么严格。但是如果传输的是高速USB信号且LAYOUT有问题那么串个小电阻可能会解决误码的问题。ESD器件一般都是通过一定的路径或者方式将静电尽可能的导入地或者电源而避免对芯片的影响,所以ESD器件有一端肯定是接地的,而不是串在电路中。



【本文地址】


今日新闻


推荐新闻


CopyRight 2018-2019 办公设备维修网 版权所有 豫ICP备15022753号-3