基于proteus的存储器设计

您所在的位置:网站首页 proteus中不连线连接端口 基于proteus的存储器设计

基于proteus的存储器设计

2023-09-21 00:59| 来源: 网络整理| 查看: 265

基于proteus的存储器设计 存储器电路 ROM模型的批量导入数据实现方法 参考资料

存储器电路

存储器是用来存储信息的部件,是计算机的重要组成部分,常见的半导体存储器类型主要有ROM和RAM:ROM是Read Only Memory(只读存储器)的缩写,RAM是Random Access Memory(随机存取存储器)的缩写。ROM存储器一般容量较大,在系统停止供电的时候仍然可以保持数据;ROM只能读出数据,不能写入数据。而RAM存储器一般容量较小,在系统掉电之后就丢失数据;RAM即可读出数据,又可写入数据。 图1所示的存储器电路由ROM、RAM及两条总线构成:ROM存储器是2764(8K×8bit),RAM存储器是6116(2K×8bit),两条总线分别是12位地址总线ABUS_[0…11]和8位数据总线DBUS_[0…7],其中数据总线上的8位数值由两个4位的红色数码管来显示。 ROM芯片2764的数据线D0-D7接到数据总线,地址线A0-A8由地址锁存器74LS273给出,用来对ROM片内存储单元寻址。其余地址线A9-A12接地;2764有两个控制端:#CE(片选)、#OE(读);RAM芯片6116的数据线D0-D7接到数据总线,地址线A0-A7由地址锁存器74LS273给出,用来对RAM片内存储单元寻址。其余地址线A8~A10接地; 6116有三个控制端:#CE(片选)、#OE(读)、#WE(写)。

图1. 存储器电路 存储器电路描述 存储器电路设计的最重要环节是存储器与地址总线的连接,因为连接方式决定了存储器地址空间的映射关系,即决定了每个存储器芯片在整个存储空间中的地址范围。12位地址总线的理论地址空间为4K(000H-FFFH),本实验分配其中最低的512地址为ROM区(000H-1FFH),最高的128B地址为RAM区(F80H-FFFH),其余留空,如下表1所示:

表1. 存储器的地址空间范围 在这里插入图片描述 存储器电路的设计一般将地址总线区分为低位地址线和高位地址线两部分:低位地址线直接和存储器芯片的地址信号连接作为片内



【本文地址】


今日新闻


推荐新闻


CopyRight 2018-2019 办公设备维修网 版权所有 豫ICP备15022753号-3