有源晶振的电路设计,这些EMC要点要掌握

您所在的位置:网站首页 emc各项测试原理 有源晶振的电路设计,这些EMC要点要掌握

有源晶振的电路设计,这些EMC要点要掌握

#有源晶振的电路设计,这些EMC要点要掌握| 来源: 网络整理| 查看: 265

原理图设计要点:

(1)、晶振电源去耦非常重要,建议加磁珠,去耦电容选两到三个,容值递减。

(2)、时钟输出管脚加匹配,具体匹配阻值,可根据测试结果而定。

(3)、预留的电容C1,容值要小,构成了一级低通滤波,电阻、电容的选择,根据具体测试结果而定。

PCB设计要点:

(1)、在PCB设计是,晶振的外壳必须接地,可以防止晶振的向往辐射,也可以屏蔽外来的干扰。

(2)、晶振下面要铺地,可以防止干扰其他层。因为有些人在布多层板的时候,顶层和底层不铺地,但是建议晶振所在那一块铺上地。

(3)、晶振底下不要布线,周围5mm的范围内不要布线和其他元器件(有的书是建议300mil范围内,大家可以参考),主要是防止晶振干扰其他布线和器件。

(4)、晶振不要布在板子的边缘,因为为了安全考虑,板卡的地和金属外壳或者机械结构常常是连在一起的,这个地我们暂且叫做参考接地板,如果晶振布在板卡的边缘,晶振与参考接地板会形成电场分布,而板卡的边缘常常是有很多线缆,当线缆穿过晶振和参考接地板的电场是,线缆被干扰了。而晶振布在离边缘远的地方,晶振与参考接地板的电场分布被PCB板的GND分割了,分布到参考接地板电场大大减小了。

(5)、当然时钟线尽量要短。如果你不想让时钟线走一路干扰一路,那就布短吧。还有一点,关于晶振的选择,如果你的系统能工作在25M,就尽量不要选50M的晶振。时钟频率高,是高速电路,时钟上升沿陡也是高速电路,需要考虑信号完整性。

深亚电子高精密多层pcb工业级产品的线路板厂家,20年丰富制板经验。

提供PCB制板、 PCB设计、BOM配单、FPC柔性板、SMT贴装一站式服务商!

在线平台:深亚电子_工业级产品电路板一站式制造_PCB在线下单_PCB打样_PCBA加工

或者搜索“深亚电子”或者“深亚pcb”,就可以找到我们哦。

文章来源于网络

声明:我们尊重原创,也注重分享;文字、图片版权归原作者所有,如有侵权,请联系删除



【本文地址】


今日新闻


推荐新闻


CopyRight 2018-2019 办公设备维修网 版权所有 豫ICP备15022753号-3