DDR2走线规则

您所在的位置:网站首页 ddr2走线规则 DDR2走线规则

DDR2走线规则

2023-03-27 15:13| 来源: 网络整理| 查看: 265

信号类别

 

最小长度

 

最大长度

 

控制线

 

时钟线长度

-500mil 

时钟线长度

-0 

命令线

 

时钟线长度

-500mil 

时钟线长度

+500mil 

数据

STROBE

线

 

时钟线长度

-250mil 

时钟线长度

+250mil 

数据线

-

数据

STROBE

线(同一数

据组)

 

STROBE

长度

-220mil 

STROBE

长度

-180mil 

4

 

时钟信号差分对的长度差应控制在

5mil

以内。

 

 

5

 

在能够满足布线空间的情况下,走线长度越短越好,一般控制在

5000mil

以内,可以以时钟线作为参

考线。

 

 

串扰:

 

 

1

 

对于蛇行走线,各线段之间的间距应至少为走线宽度的两倍(边沿到边沿)。

 

 

2

 

DDR2

信号线与非

DDR2

信号线之间的间距应大于

25mil

 

 

3

 

时钟、

DQS

等差分线与其它

DDR2

信号线的间距应大于

20mil

 

 

4

 

同一组命令线,同一组控制线或同一组数据线间的走线间距应大于走线宽度

1.5

倍(最好

2

倍以上),

而不同组间的信号线间距应大于走线宽度的

2

倍(最好

3

倍以上)。

 

 

5

 

在扇出线区域,由于空间限制,不能满足走线宽度和间距要求时,可适当减小走线宽度及减小走线间

距,但该扇出线长度应小于

500mil

 

 

6

 

扇出线过孔应尽量靠近焊盘,如有可能,最好打焊盘孔。

 

 

7

 

每条信号线的过孔数最好不要超过两个。

 

 

8

 

VREF

参考电压线要有足够低的阻抗,且与其它

DDR2

信号线的间距大于

25mil

 

 

阻抗匹配:

 

 

1

 

DDR2 

800

信号走线单端阻抗应设置成

50Ω 

 

2

 

对于控制命令线、时钟线要进行阻抗匹配,可采用源端串联匹配或末端并联匹配。(源端匹配具有较

小的驱动功率,但上升沿时间是末端匹配的两倍,且一般驱动器的

HI

LO

驱动电阻不一样,较难得到精

确的匹配阻值,源端匹配一般只适合于点对点拓扑)。

 

 



【本文地址】


今日新闻


推荐新闻


CopyRight 2018-2019 办公设备维修网 版权所有 豫ICP备15022753号-3