74LS192级联实现100以内的十进制加/减计数器与清零

您所在的位置:网站首页 74ls192加减计数器电路设计 74LS192级联实现100以内的十进制加/减计数器与清零

74LS192级联实现100以内的十进制加/减计数器与清零

2024-07-14 06:08| 来源: 网络整理| 查看: 265

一、电路展示 二、所用工具

电路仿真元件:multisim

电路元件:74LS192、4引脚数码管、按钮开关、单刀开关、电阻等

三、设计说明

        该电路的设计是基于74LS192设计的100以内的十进制加减计数器,相较于之前使用74LS190设计的10进制加减计数器而言74LS192有两个脉冲输入端口CPU与CPD,这两个脉冲输入端口在接收到上升沿脉冲(且另一个脉冲输入端口保持高电平)的情况下分别触发计数加1与计数减1,从而实现加减计数。同时74LS192本身就是十进制的计数器,它的~CO与~BO分别为进位输出端口与退位输出端口,与另一个74LS192级联,接入其CPU与CPD从而就实现了加减计数的进位与退位输出了。电路中CLK端口接入设有单刀开关的电平,当开关断开时接入高电平从而就实现了异步清零,再次接入,电路重新正常工作。是不是很简单呢,具体功能可以开下面的功能表,希望对您有帮助。

四、74LS192功能表



【本文地址】


今日新闻


推荐新闻


CopyRight 2018-2019 办公设备维修网 版权所有 豫ICP备15022753号-3